搜索结果: 1-15 共查到“光信息技术 FPGA”相关记录21条 . 查询时间(0.109 秒)
基于FPGA的液晶显示屏测试用标准白场装置
标准白场 FPGA 液晶显示屏
2014/2/15
针对液晶显示屏生产厂商对标准白场的需求,研制了一种用于现场色彩标定的标准白场装置。介绍了标准白场装置的工作原理,以及该装置的标准定标和用户输出2种工作模式。针对标准白场装置的FPGA主控模块、显示器模块、人机接口模块、探头模块等主要硬件进行了详细说明。以内部显示模块状态机、机械按键去抖和LCM控制器为例说明了标准白场装置的软件设计。对研制的标准白场装置进行了标准定标实验,并对其定标后的性能进行了测...
双三次卷积模板插值算法的FPGA实现
双三次插值 双三次卷积模板插值 FPGA
2014/2/15
为了能在硬件上实现高质量、高效果的视频图像缩放、旋转等,文章研究分析了双三次插值算法的实现,对双三次插值计算进行离散化,得到相应的计算模板,简化计算过程。提出了一种在FPGA上实现双三次卷积模板算法的方法。实验结果表明:该算法的缩放效果优于双线性插值算法,略低于双三次插值算法,但计算性能上明显高于双三次插值算法。双三次卷积模板插值算法是一种能够在有限的资源上实现较好效果的插值算法。
5/3提升小波的FPGA动态RAM结构设计及其应用
动态RAM 5/3提升小波 FPGA 时间延迟积分CCD
2013/12/15
为了改善高分辨率TDICCD成像系统图像数据的高速传输特性,设计了FPGA内部实现5/3提升小波的动态RAM结构。该结构通过循环利用同一RAM资源进行图像数据的同时读写,解决了5/3提升小波在FPGA实现过程中的RAM不足问题,提高了RAM资源利用的有效性。试验表明,5/3提升小波在FPGA内部的动态RAM实现过程,具有实时性高、可靠性好、占用资源较小等优点。该方法在图像预压缩、图像去噪、图像实时...
传统的全局调光算法无法显著提高对比度和降低功耗。鉴于此,文章提出了基于图像分类的全局调光算法,并基于FPGA硬件平台,参照数字高清显示的逻辑和时序标准,用VHDL硬件描述语言进行算法实现,对1 920×1 080像素高清视频的像素数据和背光亮度同时进行调整,从而实现显著提高高清显示器对比度和显著降低高清显示器功耗的目的。实验结果表明,该系统能够达到设计指标,且具有稳定可靠、通用性好、可移植性强等特...
CFA图像实时插值在FPGA上的应用
CFA图像 双线形插值 边缘定向插值
2013/8/15
彩色滤波阵列(CFA)格式的图像需要进行图像插值,才能获得全彩色图像。但是,对CFA图像进行色彩还原选用算法越复杂,插值产生的图像质量越高,但复杂的算法,较长的处理时间不便于硬件实现,为实时处理带来不便。文章介绍了双线性插值法和边缘定向插值法两种色彩还原算法,并用硬件平台FPGA实现了双线性插值方法和基于边缘定向的方法,并用黑白条纹图对两种还原方法进行了比较分析,基于边缘定向的插值方法考虑了边缘的...
基于DSP和FPGA的嵌入式实时图像增强系统
彩色图像增强 多尺度Retinex算法 对比度 自适应尺度
2013/6/15
为了获得更加清晰、更高质量的图像,设计了以高性能DSP芯片TMS320VC6455作为中央处理器,结合现场可编程门阵列FPGA构成外围电路逻辑控制的嵌入式高速图像增强处理平台,并提出了一种新的快速自适应图像增强算法。首先将彩色图像从RGB空间转化为HIS空间,然后对亮度空间进行多尺度Retinex增强处理,最后进行对比度调节处理并转化到RGB空间进行输出。利用真实图像验证了本文提出的方法,实验结果...
基于FPGA的LCoS显示驱动系统的设计与实现
LCoS 场序彩色显示 FPGA DDR SDRAM
2012/2/13
研究了硅基液晶(LCoS)场序彩色显示驱动系统的设计与实现。该系统以FPGA作为主控芯片,用两片高速DDR2 SDRAM作为帧图像存储器。通过对图像数据以帧为单位进行处理,系统将并行输入的红、绿、蓝数据转换成串行输出的红、绿、蓝单色子帧。将该驱动系统与投影光机配合,实现了分辨率为800×600的LCoS场序彩色显示。
二维提升小波的VLSI结构设计及FPGA验证
JPGA2000 小波变换 并行结构 提升算法
2011/6/20
针对JPEG2000中小波变换的硬件实现占用资源量大、速度慢等问题,提出了一种有效的二维小波硬件实现模型。该模型采用流水线并行结构,即对图像中各行像素进行流水线处理的同时,对小波分解的各级采用并行结构处理。这样的结构提高了小波变换的处理速度,实现了实时处理,节省了硬件的片上存储及外部存储资源。用FPGA对此模型进行验证。验证实验采用Xinlinx公司的SPARTEN-3系列芯片,对1 024×2 ...
Real-Time FPGA-Based Intradyne Coherent Receiver for 40 Gbit/s Polarization-Multiplexed 16-QAM
Coherent communications Optical communications
2011/5/25
Real-time detection of a 40 Gbit/s polarization-multiplexed square 16-QAM signal is demonstrated in an FPGA-based intradyne coherent receiver processing 100% of data. A minimum BER of 3.3×10 -5 is ach...
Real-time FPGA-based Coherent Optical Receiver for 1 Gsymbol/s, 64 QAM Transmission
Coherent communications Fiber optics communications
2011/5/25
We demonstrated the first time real-time FPGA-based coherent optical receiver for a 64 QAM transmission. Error free performance (BER < 1x10 -12 ) was achieved under a back-to-back condition and the BE...
FPGA Verification of a Single QC-LDPC Code for 100 Gb/s Optical Systems without Error Floor down to BER of 10 -15
Fiber optics communications Optical communications
2011/5/25
We present FPGA-based emulation results of a single QC-LDPC code with 20% redundancy designed for applications in 100 Gb/s optical transmission systems. Error floor-free transmission can be achieved a...
基于FPGA的实时边缘检测系统
PGA 中值滤波 Sobel 边缘检测
2011/4/6
提出一种基于FPGA的实时边缘检测系统,运用Verilog语言实现了系统的数据采集、存储和显示。并针对目前边缘检测易受噪声影响的缺点,采用一种结合中值滤波和改进的Sobel边缘检测的图像预处理算法。通过与经典Sobel边缘检测算法处理后的图像相比较,证明所研制的系统对图像噪声干扰有较强的抑制能力,且提取的边缘定位较准确,可适用于对实时性要求较高的智能监控、识别和跟踪等领域。
基于FPGA的AMOLED驱动方案
有源矩阵有机发光显示器 微晶硅TFT 现场可编程门阵列 驱动
2011/4/6
介绍了一种基于FPGA的驱动方案,为所研制的基于微晶硅TFT基板的17.8 cm(7 in)有源矩阵有机发光显示器(AMOLED)提供驱动。该驱动方案实现简单,无需外部缓存,降低了电路布线和系统控制的难度。另外,提出了一种屏幕与IC的连接方案,解决了LCD驱动IC与AMOLED不匹配问题。详细介绍了系统组成及FPGA内部各模块工作原理,给出了时序及控制信号仿真图及示波器的实测结果。结果表明,该设计...
基于FPGA的手持式数字存储示波器显示驱动设计
存储示波器 液晶 驱动 FPGA
2010/10/20
为了降低系统成本和功耗,通过对液晶模块LTBHB203E1K和FPGA芯片EP1K30QC208-3的研究,利用模块化的设计方法,完成了手持式数字存储示波器显示部分的设计。给出了利用FPGA实现驱动液晶模块的方法以及数据存储与处理模块等的设计方法。实现了在液晶上显示输入信号波形、用户设置、输入信号参数等功能。该技术具有较高的实用性并已应用于产品之中。